Tesis de maestría
Diseño de un Procesador Semitipificado Basado en FPGA para Decodificación de HMM-Edición Única
Fecha
2007-05-01Autor
Jorge Arturo Alvarado Sánchez
Institución
Resumen
Se presenta el diseño de un procesador semitipificado basado en FPGA para el algoritmo de Viterbi. Se hace uso de una librería que se encarga de convertir un número en puntoflotante en uno con base logarítmica, explotando así las propiedades de esta transformación. El procesador está diseñado para hacer las operaciones a un modelo oculto de Markov de tres estados y ofrece una ganancia en velocidad (speedup) al realizar dichas operaciones en comparación con un procesador MIPS. Para comprobar que las señales del procesador eran correctas se hizo uso de un analizador en hardware.