TCC
Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais
Registro en:
PROENÇA, Matheus Carpes. Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais. 2020. Monografia (Graduação em Engenharia da Computação) - Faculdade de Tecnologia e Ciências Sociais Aplicadas, Centro Universitário de Brasília, Brasília, 2020.
Diaz, Francisco Javier de Obaldia
Autor
Proença, Matheus Carpes
Institución
Resumen
O transistor mono-elétron (SET) é um dispositivo de dimensões nanométricas, com características similares ao MOSFET, cuja concepção foi dada mediante a necessidade de superar as limitações impostas pelos fenômenos da mecânica quântica às arquiteturas de circuitos convencionais. Este artigo apresenta um estudo comparativo entre o desempenho das tecnologias CMOS e SET explorando suas vantagens e desvantagens no contexto de portas lógicas digitais. A análise foi dada por meio dos softwares de simulação de circuitos elétricos SIMON e LTspice para projetar os diferentes sistemas a partir de modelagens matemáticas amplamente utilizadas, representando de forma aproximada a influência dos efeitos quânticos nessas tecnologias