Objeto de conferencia
Evaluación de Desempeño de un Patrón de Software para Multiprocesadores Asimétricos en Sistemas Embebidos
Registro en:
isbn:978-987-46297-6-0
Autor
Martos, Pedro Ignacio Domingo
Garrido, Alejandra
Institución
Resumen
Dentro de los sistemas embebidos hay una variante de sistemas multiprocesador (Multicore System on Chip devices – MSoC devices) donde no todos los procesadores son iguales. Estos SoCs se denominan “Dispositivos Multiprocesadores Asimétricos” (Asymmetric Multi Processing Devices – AMP Devices). Para tomar ventaja de las posibilidades que estos dispositivos ofrecen en sistemas embebidos, se han definido patrones de diseño específicos. No obstante ello, en la literatura hay pocos resultados experimentales que muestren los beneficios de aplicar estos patrones. En este trabajo se realiza la medición de desempeño del patrón “Ejecución Optimizada” (Optimized Execution), aplicado a un dispositivo AMP y usando la suite de desempeño “CoreMark”. Los resultados muestran que el uso de este patrón de diseño mejora el desempeño del sistema. Laboratorio de Investigación y Formación en Informática Avanzada