Mostrando ítems 1-10 de 65
Estudo do conversor cc-ca a quatro fios com capacitor dividido conectado à rede com desequilíbrio de carga
(Universidade Federal de São CarlosUFSCarPrograma de Pós-Graduação em Engenharia Elétrica - PPGEECâmpus São Carlos, 2021-06-16)
The three-phase dc-ac converters based on power electronics are the main equipment used to connect renewable sources to the electricity distribution system. The three-phase four-wire distribution system with voltage unbalance ...
Desenvolvimento de um sintetizador de freqüência de baixo custo em tecnologia CMOS
(Universidade Estadual Paulista (Unesp), 2009-11-25)
Nesta tese, propõe-se um sintetizador de freqüência baseado em phase locked loops (PLL) usando uma arquitetura que utiliza um dual-path loop filter, constituído de componentes passivos e um integrador digital. A proposta ...
Validação de um modelo matemático para um sincronizador de um painel fotovoltaico
(Universidade Estadual Paulista (Unesp), 2022-03-18)
Com o aumento da demanda energia solar solicitada pelo mercado, a área da engenharia
elétrica que visa estudar as tecnologias vinculadas aos controladores das placas fotovoltaicas
vem em constante crescente, por conta ...
Efecto de la densidad de siembra sobre el crecimiento y supervivencia de post larvas litopenaeus vannamei en raceway camaronera La Bocana S A Tumbes Perú
(Machala : Universidad Técnica de Machala, 2016)
En el cultivo semi-intensivo de Litopenaeus vannamei, la pre-cría de post-larvas en raceway, asegura un potencial crecimiento compensatorio, mejora la supervivencia y se logra aumentar la resistencia a enfermedades recurrentes ...
Análise Comparativa dos Algoritmos de Sincronismo NRF-PLL e GDSC-PLL com implementação Hardware-in-the-loop
(Universidade Estadual Paulista (Unesp), 2021-10-04)
Neste projeto foi realizada a comparação de dois algoritmos com implementação HIL (hardware-in-the-loop) para rastreamento de frequência e extração da componente fundamental da tensão da rede elétrica, o NRF-PLL e o GDSC-PLL. ...
PVT compensated PLL in 45nm SOI-CMOS technology
(Instituto Nacional de Astrofísica, Óptica y Electrónica, 2012)