masterThesis
Design of a low-voltage low-power CMOS current reference
Registro en:
Tesis (Magíster en Nanoelectrónica), Universidad San Francisco de Quito, Colegio de Posgrados; Quito, Ecuador, 2019
Autor
Jaramillo Calderón, Diego Fernando
Institución
Resumen
Nowadays, the current reference circuits can be improved using the CMOS weak
inversion characteristic, this thesis deals different current reference structures in order
to design a circuit which figures of merit can be reduced like the temperature
coefficient, power consumption, and load and process sensitivity... Hoy en día, los espejos de corriente o current reference, pueden ser mejorados con
las características de inversión débil subthreshold-region cuando son construidos
con tecnología CMOS, está tesis trata sobre cuatro estructuras de current reference
basadas en un circuito de solo tres transistores, las figuras de merito como coeficiente
de temperatura, consumo de potencia, y sensibilidad de carga y proceso son
obtenidas en cada una de las estructuras, y posteriormente son comparadas para
disernir cual de las implementaciones ha presentado un mejor desempeño...