dc.creatorRayas-Sánchez, José E.
dc.creatorGutiérrez-Ayala, Vladimir
dc.date2013-05-21T17:03:26Z
dc.date2013-05-21T17:03:26Z
dc.date2006-03
dc.date.accessioned2023-07-21T21:55:36Z
dc.date.available2023-07-21T21:55:36Z
dc.identifierV. Gutiérrez-Ayala and J. E. Rayas-Sánchez, “Diseño de circuitos de alta frecuencia usando mapeo espacial neural con no-linealidad regulada,” in XII International Workshop Iberchip (IWS 2006), San Jose, Costa Rica, Mar. 2006, pp. 150-153.
dc.identifierhttp://hdl.handle.net/11117/595
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/7755294
dc.descriptionEn este trabajo se realizan mejoras sustanciales al algoritmo de diseño de circuitos electrónicos basado en mapeo espacial neural. Dichas mejoras incluyen la regulación de la cantidad de no-linealidad utilizada por la red neuronal durante el entrenamiento del neuromodelo mapeado, así como una simplificación del proceso de obtención del siguiente punto predicho por el algoritmo, y la determinación automática de criterios de finalización del mismo. Con las mejoras implementadas se obtiene un algoritmo de diseño más eficiente y robusto. Para ilustrar el desempeño de este nuevo algoritmo se diseñan dos filtros en tecnología microcinta: un filtro rechaza-banda con “stubs” abiertos resonantes de un cuarto de longitud de onda, y un filtro notch de alta selectividad. Para ambos circuitos se utilizan simuladores electromagnéticos de onda completa.
dc.descriptionITESO, A.C.
dc.descriptionConsejo Nacional de Ciencia y Tecnología
dc.formatapplication/pdf
dc.formatapplication/pdf
dc.languagespa
dc.publisherXII International Workshop Iberchip
dc.relationInternational Workshop Iberchip;XII
dc.rightshttp://quijote.biblio.iteso.mx/licencias/CC-BY-NC-2.5-MX.pdf
dc.subjectMapeo Espacial Neural
dc.subjectCircuitos De Alta Frecuencia
dc.titleDiseño de circuitos de alta frecuencia usando mapeo espacial neural con no linealidad regulada
dc.typeinfo:eu-repo/semantics/conferencePaper


Este ítem pertenece a la siguiente institución