Otimização da variabilidade estatística em circuitos Physical Unclonable Functions baseados em atraso

dc.creatorCapovilla, Jefferson Rodrigo, 1984-
dc.date2016
dc.date2017-04-03T08:12:51Z
dc.date2017-06-09T15:07:06Z
dc.date2017-04-03T08:12:51Z
dc.date2017-06-09T15:07:06Z
dc.date.accessioned2018-03-29T02:19:30Z
dc.date.available2018-03-29T02:19:30Z
dc.identifierCAPOVILLA, Jefferson Rodrigo. Improving the statistical variability of delay-based Physical Unclonable Functions = Otimização da variabilidade estatística em circuitos Physical Unclonable Functions baseados em atraso. 2016. 1 recurso online (87 p.). Dissertação (mestrado) - Universidade Estadual de Campinas, Instituto de Computação, Campinas, SP. Disponível em: <http://www.bibliotecadigital.unicamp.br/document/?code=000970857>. Acesso em: 3 abr. 2017.
dc.identifierhttp://repositorio.unicamp.br/jspui/handle/REPOSIP/305634
dc.identifier.urihttp://repositorioslatinoamericanos.uchile.cl/handle/2250/1314191
dc.descriptionOrientadores: Guido Costa Souza de Araújo, Mario Lúcio Côrtes
dc.descriptionDissertação (mestrado) - Universidade Estadual de Campinas, Instituto de Computação
dc.descriptionResumo: Physical Unclonable Functions (PUFs) são circuitos que exploram da variabilidade estatística do processo de fabricação para criar uma identidade única para os dispositivos. PUFs são usados na construção de primitivas criptográficas para aplicações tais como autenticação, geração de chaves e proteção de propriedade intelectual. Devido ao seu baixo custo e simplicidade de construção, Arbiter PUFs (APUFs) baseados em atraso são considerados um mecanismo criptográfico em potencial para a integração em dispositivos IoT de baixo custo (e.g. tags RFID). Embora APUFs já foram alvo de diversas pesquisas, pouco avanço foi feito em se avaliar como melhorar a imprevisibilidade destes circuitos utilizando técnicas de desenvolvimento de circuitos VLSI. Esta dissertação utiliza biblioteca AMS 350nm e simulação Monte-Carlo em SPICE para analisar como a seleção apropriada do elemento árbitro e o redimensionamento de células podem afetar a variabilidade de atraso de APUFs. Os resultados experimentais mostram que a combinação do árbitro apropriado e redimensionamento das células podem melhorar consideravelmente a distribuição do Peso de Hamming nas respostas do APUF, assim resultando em um projeto mais confiável e menos tendencioso
dc.descriptionAbstract: Physical Unclonable Functions (PUFs) are circuits which exploit the statistical variability of the fabrication process to create a unique device identity. PUFs have been used in the design of cryptographic primitives for applications like device authentication, key generation and intellectual property protection. Due to its small cost and design simplicity, delay-based Arbiter PUFs (APUFs) have been considered a cryptographic engine candidate for the integration into low-cost IoT devices (e.g. RFID tags). Although APUFs have been extensively studied in the literature, not much work has been done in understanding how to improve its response variability using VLSI design techniques. This dissertation uses extensive AMS 350nm SPICE-based Monte-Carlo simulation to analyze how the proper selection of arbiter element and gate sizing can affect the delay variability of APUFs. Experimental results show that the combination of the appropriate arbiter and gate sizing configuration can considerably improve the Hamming Weight distribution of the APUF response, thus resulting in more reliable and less biased designs
dc.descriptionMestrado
dc.descriptionCiência da Computação
dc.descriptionMestre em Ciência da Computação
dc.format1 recurso online (87 p.) : il., digital, arquivo PDF.
dc.formatapplication/octet-stream
dc.languageInglês
dc.publisher[s.n.]
dc.relationRequisitos do sistema: Software para leitura de arquivo em PDF
dc.subjectFunções físicas inclonáveis
dc.subjectVariações do processo de fabricação
dc.subjectMonte Carlo, Método de
dc.subjectCircuitos integrados digitais
dc.subjectCircuitos integrados - Integração em escala muito ampla
dc.subjectCircuitos integrados - Integração em larga escala
dc.subjectCriptografia de dados (Computação)
dc.subjectPhysical unclonable functions
dc.subjectManufacturing process variations
dc.subjectMonte Carlo method
dc.subjectDigital integrated circuits
dc.subjectIntegrated circuits - Very large scale integration
dc.subjectIntegrated circuits - Large scale integration
dc.subjectData encryption (Computer science)
dc.titleImproving the statistical variability of delay-based Physical Unclonable Functions = Otimização da variabilidade estatística em circuitos Physical Unclonable Functions baseados em atraso
dc.titleOtimização da variabilidade estatística em circuitos Physical Unclonable Functions baseados em atraso
dc.typeTesis


Este ítem pertenece a la siguiente institución