dc.contributorUniversidade Estadual Paulista (UNESP)
dc.creatorSilva, Antonio Carlos Fernandes da
dc.date2014-06-11T19:29:40Z
dc.date2016-10-25T19:21:45Z
dc.date2014-06-11T19:29:40Z
dc.date2016-10-25T19:21:45Z
dc.date2009-06-18
dc.date.accessioned2017-04-06T04:27:53Z
dc.date.available2017-04-06T04:27:53Z
dc.identifierSILVA, Antonio Carlos Fernandes da. Compilação para arquitetura reconfigurável. 2009. 95 f. Dissertação (mestrado) - Universidade Estadual Paulista, Instituto de Biociências, Letras e Ciências Exatas, 2009.
dc.identifierhttp://hdl.handle.net/11449/98667
dc.identifierhttp://acervodigital.unesp.br/handle/11449/98667
dc.identifiersilva_acf_me_sjrp.pdf
dc.identifier000592349
dc.identifier33004153073P2
dc.identifier.urihttp://repositorioslatinoamericanos.uchile.cl/handle/2250/909996
dc.descriptionA computação reconfigurável aparece como uma alternativa viável para a crescente demanda por desempenho em sistemas computacionais. Devido ao grande desenvolvimento de pesquisas nesta area, tornam-se cada vez mais necessárias ferramentas para auxílio ao desenvolvimento ou migraçõ de aplicativos para as arquiteturas que dão suporte a este novo paradigma. Dentro deste contexto, neste trabalho e apresentado o desenvolvimento de um compilador para arquitetura reconfigurável, desenvolvido com base no framework Phoenix, que tem como objetivo gerar c odigo para o Nios II. Nios II e um processador RISC virtual que pode ser executado sobre um FPGA. Os resultados obtidos durante o desenvolvimento do trabalho demonstram sua viabilidade e sua utilidade na geração de aplicativos para plataformas reconfiguráveis.
dc.descriptionThe recon gurable computing appears as an possible alternative for the growing demand for performance in computing systems. Due to the large research's development in this area, it becomes increasingly necessary tools for development aiding or migration of applications for architectures that supports this new paradigm. In this context, this work presents the development of a compiler for recon gurable architecture. It was based on Phoenix framework, that aims to generate code for Nios II. Nios II is a virtual RISC processor that can be implemented on a FPGA. The results that was obtained while the work development evidences its practicability and utility to generate applications for recon gware.
dc.languagepor
dc.publisherUniversidade Estadual Paulista (UNESP)
dc.rightsinfo:eu-repo/semantics/openAccess
dc.subjectArquitetura de computador
dc.subjectAnálise de desmpenho
dc.subjectOtimização de códigos
dc.subjectArquitetura reconfigurável (Computação)
dc.subjectComputer architecture
dc.titleCompilação para arquitetura reconfigurável
dc.typeOtro


Este ítem pertenece a la siguiente institución