dc.contributorSchnitman, Leizer
dc.contributorDuarte, Angelo Amâncio
dc.contributorSchnitman, Leizer
dc.contributorDuarte, Angelo Amâncio
dc.contributorOliveira, Wagner Luiz Alves de
dc.contributorMarranghello, Norian
dc.creatorFreire, Eder Santana
dc.creatorFreire, Eder Santana
dc.date.accessioned2017-06-08T11:16:24Z
dc.date.accessioned2023-09-04T16:48:30Z
dc.date.available2017-06-08T11:16:24Z
dc.date.available2023-09-04T16:48:30Z
dc.date.created2017-06-08T11:16:24Z
dc.date.issued2017-06-08
dc.identifierhttp://repositorio.ufba.br/ri/handle/ri/22929
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/8605321
dc.description.abstractO projeto de hardware especializado para detecção de intrusão em redes de computadores tem sido objeto de intensa pesquisa ao longo da última década, devido ao seu desempenho consideravelmente maior, comparado às implementações em software. Nesse contexto, um dos fatores limitantes é a quantidade finita de recursos de memória embarcada, em contraste com o crescente número de padrões de ameaças a serem analisados. Este trabalho propõe uma arquitetura baseada no algoritmo de Huffman para codificação, armazenamento e decodificação paralela de tais padrões, a fim de reduzir o consumo de memória embarcada em projetos de hardware destinado à detecção de intrusão em redes. Experimentos foram realizados através de simulação e síntese em FPGA de conjuntos de regras atuais do sistema de detecção de intrusão Snort, e os resultados indicaram uma economia de até 73% dos recursos de memória embarcada do chip. Adicionalmente, a utilização de uma estrutura paralelizada apresentou ganhos de desempenho significantes durante o processo de decodificação das regras.
dc.languagept_BR
dc.publisherEscola Politécnica /Instituto de Matemática.
dc.publisherPrograma de Pós-Graduação em Mecatrônica
dc.publisherUFBA
dc.publisherBrasil
dc.rightsAcesso Aberto
dc.subjectSistemas Computacionais
dc.subjectSegurança da Informação
dc.subjectArquitetura paralela
dc.subjectDetecção de intrusão em redes
dc.subjectField-Programmable Gate Arrays
dc.subjectOtimização de memória
dc.subjectCodificação de Huffman
dc.titleUma arquiteturaparalela baseada na codificação de huffman para otimizaçãode memória em hardware especializado para detecção de intrusão em redes
dc.typeDissertação


Este ítem pertenece a la siguiente institución