Venezuela |
dc.contributorGerlein Reyes, Eduardo Andrés
dc.creatorVargas Rincón, Sergio Andrés
dc.date2018-11-21T20:05:00Z
dc.date2020-04-16T16:35:05Z
dc.date2023-05-11T17:26:08Z
dc.date2018-11-21T20:05:00Z
dc.date2020-04-16T16:35:05Z
dc.date2023-05-11T17:26:08Z
dc.date2018-06-01
dc.date.accessioned2023-08-24T10:41:37Z
dc.date.available2023-08-24T10:41:37Z
dc.identifierhttps://hdl.handle.net/20.500.12032/108374
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/8418675
dc.descriptionEl presente trabajo de grado consistió en el desarrollo de un enrutador para redes de comunicación en sistemas con múltiples núcleos que permitiera la parametrización del tamaño de trama y la profundidad de los buffers. También debía permitir la reconfiguración del algoritmo de enrutamiento implementado. El desarrollo se realizó sobre un sistema de desarrollo FPGA usando el lenguaje de descripción de Hardware VHDL.
dc.formatPDF
dc.formatapplication/pdf
dc.languagespa
dc.publisherPontificia Universidad Javeriana
dc.rightshttp://creativecommons.org/licenses/by-nc-nd/4.0/
dc.subjectRedes sobre chip
dc.subjectRedes de conexión de múltiples procesadores
dc.subjectSistemas sobre chip
dc.titleEnrutador reconfigurable en FPGA para aplicaciones network on chip


Este ítem pertenece a la siguiente institución