Caracterización eléctrica de nano-MOSFETs en tecnología SOI

dc.creatorArtieda, John P.
dc.creatorTrojman, Lionel
dc.creatorCrupi, Felice
dc.creatorRagnarsson, Lars-Ã…ke
dc.date2012-12-28
dc.date.accessioned2023-08-08T20:18:52Z
dc.date.available2023-08-08T20:18:52Z
dc.identifierhttps://revistas.usfq.edu.ec/index.php/avances/article/view/107
dc.identifier10.18272/aci.v4i2.107
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/8068043
dc.descriptionThis paper reports about the extensive electrical characterization, with low distortion and greater reliability, of MOSFET devices at nanometric scales with ultra thin Fully Depleted (FD) type architecture on Silicon-On-Insulator (SOI) technology to reduce the short channel effects. The parameters of nMOS type devices of 10x1 μm 2 gate dimensions with conventional dielectric (SiON) and alternative high-κ dielectric (HfO2) are compared. The extracted parameters are: equivalent oxide thickness (EOT), threshold voltage (VT) as a function of the SOI body voltage (VB), transconductance (gm), maximum transconductance (gm,max) and its corresponding relation with mobility. The objective is to find if the classic electrical characterization methodology can be applied to the new ultra thin devices overcoming the challenges and physical difficulties imposed by the SOI technology and to demonstrate if the ultra thin devices behavior is similar to conventional MOSFETs. The semiconductor devices analyzed were provided by the IMEC consortium in Belgium and have been characterized in the new nanoelectronics laboratory at Universidad San Francisco de Quito (USFQ) in Ecuador.en-US
dc.descriptionEn esta investigación se reporta sobre la extensa caracterización eléctrica realizada, con poca distorsión y mayor fiabilidad, a dispositivos MOSFET de tamaño nanométrico con arquitectura ultra delgada tipo Fully Depleted (FD) en tecnología Silicon-On-Insulator (SOI) para reducir los efectos de canal corto. Se comparan los parámetros de dispositivos tipo nMOS, con tamaño de compuerta 10x1 μm2, con dieléctrico convencional (SiON) y dieléctrico alternativo de alto κ (HfO2). Los parámetros que se extraen son: espesor equivalente de óxido (EOT), voltaje umbral (VT) en función del voltaje de cuerpo SOI (VB), transconductancia (gm), pico de transconductancia (gm,max) y su relación con la movilidad. El objetivo es encontrar si los métodos de caracterización eléctrica clásicos pueden ser aplicables para estos nuevos dispositivos superando los retos y dificultades físicas que impone la tecnología de construcción SOI y demostrar si su funcionamiento es como el de los MOSFET convencionales. Los dispositivos semiconductores analizados fueron provistos por el consorcio IMEC en Bélgica y han sido caracterizados en el nuevo laboratorio de nanoelectrónica de la Universidad San Francisco de Quito (USFQ) en Ecuador.es-ES
dc.formatapplication/pdf
dc.languagespa
dc.publisherUSFQ PRESS, departamento editorial de la Universidad San Francisco de Quito USFQes-ES
dc.relationhttps://revistas.usfq.edu.ec/index.php/avances/article/view/107/109
dc.sourceACI Avances en Ciencias e Ingenierías; Vol. 4 No. 2 (2012)en-US
dc.sourceACI Avances en Ciencias e Ingenierías; Vol. 4 Núm. 2 (2012)es-ES
dc.source2528-7788
dc.source1390-5384
dc.source10.18272/aci.v4i2
dc.subjectElectrical characterizationen-US
dc.subjectMOSFETen-US
dc.subjectnMOSen-US
dc.subjectnanoelectronicsen-US
dc.subjectFD architectureen-US
dc.subjectSOI technologyen-US
dc.subjectconventional dielectric SiONen-US
dc.subjecthigh-κ dielectric HfO2en-US
dc.subjectEOTen-US
dc.subjectthreshold voltage (V_T)en-US
dc.subjecttransconductance (g_m)en-US
dc.subjectCaracterización eléctricaes-ES
dc.subjectMOSFETes-ES
dc.subjectnMOSes-ES
dc.subjectnanoelectrónicaes-ES
dc.subjectarquitectura FDes-ES
dc.subjecttecnología SOIes-ES
dc.subjectdieléctrico convencional SiONes-ES
dc.subjectdieléctrico de alto κ HfO2es-ES
dc.subjectEOTes-ES
dc.subjectvoltaje umbral (V_T)es-ES
dc.subjecttransconductancia (g_m)es-ES
dc.titleElectrical characterization of nano-MOSFETs in SOI technologyen-US
dc.titleCaracterización eléctrica de nano-MOSFETs en tecnología SOIes-ES
dc.typeinfo:eu-repo/semantics/article
dc.typeinfo:eu-repo/semantics/publishedVersion


Este ítem pertenece a la siguiente institución