dc.contributorPerchoux, Julien, dir.
dc.creatorValverde Jara, Juan Andrés
dc.date2020-12-08T20:29:12Z
dc.date2020-12-08T20:29:12Z
dc.date2020
dc.date.accessioned2023-08-08T20:16:11Z
dc.date.available2023-08-08T20:16:11Z
dc.identifierTesis (Magíster en Nanoelectrónica), Universidad San Francisco de Quito, Colegio de Posgrados; Quito, Ecuador, 2020
dc.identifierhttp://repositorio.usfq.edu.ec/handle/23000/9322
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/8067449
dc.descriptionThe present document introduces the final internship report of Master 2 ESECA - ENSEEIHT student Juan Andres VALVERDE JARA fulfilled on a 6 months internship at the IGOSat Project in the Electronics Team as Electronics System Engineering (Flat-Sat) of Paris Diderot University and the city of Paris between the 8th Mars 2019 and the 30th September 2019...
dc.descriptionEl presente documento presenta el informe de pasantía final de mí, Juan Andrés VALVERDE JARA, en el Máster 2 ESECA del ENSEEIHT, yo cumplí con una pasantía de 6 meses en el Proyecto IGOSat en el Equipo de Electrónica Espacial como Ingeniero de Sistema Electrónico (Flat-Sat) y de prueba electrónico en el laboratorio (APC) Laboratoire Astroparticules & Cosmologie de la Universidad Paris Diderot en la ciudad de París en Francia entre el 8 de marzo de 2019 y el 30 de septiembre de 2019...
dc.format62 h.
dc.formatapplication/pdf
dc.languageen
dc.publisherQuito
dc.rightsopenAccess
dc.rightshttp://creativecommons.org/licenses/by-nc-sa/3.0/ec/
dc.subjectNanoelectrónica -- Investigaciones -- Tesis y disertaciones académicas.
dc.subjectMateriales nanoestructurados.
dc.subjectTecnología
dc.subjectIngeniería Electrónica
dc.titleElectronics system engineering Flat-Sat for IGOSat
dc.typemasterThesis


Este ítem pertenece a la siguiente institución