dc.contributorLanuzza, Marco, dir
dc.creatorCriollo Caisaguano, Diego Fernando
dc.date2020-10-26T17:30:54Z
dc.date2020-10-26T17:30:54Z
dc.date2019
dc.date.accessioned2023-08-08T20:15:23Z
dc.date.available2023-08-08T20:15:23Z
dc.identifierTesis (Magister en Nanoelectrónica), Universidad San Francisco de Quito, Colegio de Posgrados; Quito, Ecuador, 2019
dc.identifierhttp://repositorio.usfq.edu.ec/handle/23000/9120
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/8067088
dc.descriptionEnergy consumption has become a critical metric in integrated circuit design (IC). The STT-MRAM technology has characteristics to overcome the energy consumption and architectural limitations of computer systems, becoming a potential candidate in the application of low speed and high power memories and logic...
dc.descriptionEl consumo de energía se ha convertido en una métrica crítica en el diseño de circuitos integrados (IC). La tecnología STT-MRAM tiene características para superar las limitaciones de consumo de energía y arquitectónicas de los sistemas informáticos convirtiéndose en un candidato potencial en la aplicación de memorias y lógica de baja velocidad y alta potencia...
dc.format62 h.
dc.formatapplication/pdf
dc.languageen
dc.publisherQuito
dc.rightsopenAccess
dc.rightshttp://creativecommons.org/licenses/by-nc-sa/3.0/ec/
dc.subjectNanoelectrónica -- Investigaciones -- Tesis y disertaciones académicas
dc.subjectCircuitos integrados
dc.subjectTecnología
dc.subjectIngeniería electrónica
dc.title“Analysis of the writing performance of STT-MRAM based on a single and double MTJ”
dc.typemasterThesis


Este ítem pertenece a la siguiente institución