dc.contributorLibrado Arturo Sarmiento Reyes
dc.creatorJesús Miguel Germán Martínez
dc.date2020-12
dc.date.accessioned2023-07-25T16:25:03Z
dc.date.available2023-07-25T16:25:03Z
dc.identifierhttp://inaoe.repositorioinstitucional.mx/jspui/handle/1009/2152
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/7807333
dc.descriptionIn this work, a novel proposal for a memristor-based hardware security scheme has been developed. The proposal aims at generating physical unclonable functions (PUFs) by the combined use of ring oscillators and current mirrors that randomly select memristors embedded in a nanocrossbar array. The memristors of the array are described by a model consisting in a chargecontrolled branch relationship, which speeds up the electric simulation and allows a straightforward assignment of the device parameters that establishes the aleatory behavior of the hardware security scheme. In addition, the most commonly used metrics have been calculated in order to determine the quality of the proposal, namely uniformity, uniqueness and bit-aliasing.
dc.descriptionEn este trabajo se ha desarrollado una nueva propuesta de Hardware Security (HS) basada en el uso de memristores. La propuesta se centra en incluir al memristor en la generación de funciones físicas no clonables a través del diseño combinado de osciladores de anillo con espejos de corrientes que seleccionan aleatoriamente a memristores colocados en un arreglo de barras cruzadas (nanocrossbar array). Los memristores del arreglo están descritos por una función de rama controlada por carga expresada en forma totalmente analítica, lo que añade facilidad de uso para la simulación eléctrica del sistema y para la asignación de los parámetros que establecen el comportamiento aleatorio del esquema de HS. Además, las métricas más frecuentemente utilizadas para evaluar el comportamiento de esquemas de HS han sido aplicadas, es decir, uniformidad, unicidad y porcentaje de enmascaramiento de bits.
dc.formatapplication/pdf
dc.languageeng
dc.publisherInstituto Nacional de Astrofísica, Óptica y Electrónica
dc.relationcitation:Germán Martínez, Jesus Miguel., (2020), Memory circuits for hardware security applications, Tesis de Maestría, Instituto Nacional de Astrofísica, Óptica y Electrónica.
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rightshttp://creativecommons.org/licenses/by-nc-nd/4.0
dc.subjectinfo:eu-repo/classification/Inspec/Memristor
dc.subjectinfo:eu-repo/classification/Inspec/Hardware security
dc.subjectinfo:eu-repo/classification/Inspec/PUFs
dc.subjectinfo:eu-repo/classification/Inspec/Nanocrossbar array
dc.subjectinfo:eu-repo/classification/Inspec/Ring oscillator
dc.subjectinfo:eu-repo/classification/Inspec/Metrics
dc.subjectinfo:eu-repo/classification/cti/1
dc.subjectinfo:eu-repo/classification/cti/22
dc.subjectinfo:eu-repo/classification/cti/2203
dc.subjectinfo:eu-repo/classification/cti/2203
dc.titleMemory circuits for hardware security applications
dc.typeinfo:eu-repo/semantics/masterThesis
dc.typeinfo:eu-repo/semantics/acceptedVersion
dc.audiencestudents
dc.audienceresearchers
dc.audiencegeneralPublic


Este ítem pertenece a la siguiente institución