dc.creatorMONICO LINARES ARANDA
dc.creatorOSCAR GONZÁLEZ DÍAZ
dc.date2012
dc.date.accessioned2023-07-25T16:24:50Z
dc.date.available2023-07-25T16:24:50Z
dc.identifierhttp://inaoe.repositorioinstitucional.mx/jspui/handle/1009/2050
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/7807232
dc.descriptionIn the present paper, the non-conventional interconnected and coupled ring oscillators approach working as clock distribution networks to synchronize electronic systems on a chip (SoC) is proposed. Typical CMOS (Complementary Metal-Oxide Semiconductor) N-well 0.35 μm Austria Micro Systems process parameters were used for conventional and non-conventional clock distribution nets design and simulation. Experimental results from local and global clock distribution networks fabricated using a CMOS 0.35 μm process show that the use of interconnected rings arrays, as globally asynchronous locally synchronous (GALS) clock distribution networks, represent an appropriate approach due to good performance regarding scalability, low clock-skew, high-speed, faults tolerant and robust under process variations, regularity, and modularity.
dc.descriptionEn el presente artículo se propone la aproximación no convencional de osciladores de anillo interconectados y acoplados como redes de distribución de reloj para la sincronización de sistemas electrónicos en un solo circuito integrado. Se presentan resultados de simulación HSPICE de redes de reloj convencionales (globales) y no convencionales (locales) utilizando parámetros típicos de un proceso de fabricación de circuitos integrados CMOS (Complementary Metal-Oxide Semiconductor) de 0.35 μm pozo-N de Austria Micro Systems (AMS). Con base en resultados experimentales medidos en redes de distribución de señal de reloj, locales y globales, fabricadas mediante el citado proceso, se muestra que la aproximación propuesta es apropiada para sistemas en un solo circuito integrado, debido a su buen desempeño en frecuencia, consumo de potencia y alta robustez a variaciones del proceso de fabricación. Además, las redes de osciladores de anillo interconectados y acoplados poseen modularidad, regularidad y tolerancia a fallas.
dc.formatapplication/pdf
dc.languagespa
dc.publisherIngeniería Investigación y Tecnología
dc.relationcitation:Linares-Aranda, M., et al., (2012). Sincronización de sistemas electrónicos en un mismo circuito integrado: Synchronization of Integrated Systems on a Chip, Ingeniería Investigación y Tecnología, Vol. XIII(2):127–139
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rightshttp://creativecommons.org/licenses/by-nc-nd/4.0
dc.subjectinfo:eu-repo/classification/Redes de reloj/Clock networks
dc.subjectinfo:eu-repo/classification/Sincronización/Synchronization
dc.subjectinfo:eu-repo/classification/Sistemas en un chip/Systems on a chip
dc.subjectinfo:eu-repo/classification/Circuitos digitales/Digital circuits
dc.subjectinfo:eu-repo/classification/Osciladores controlados por voltaje/Voltage controlled oscillators
dc.subjectinfo:eu-repo/classification/cti/1
dc.subjectinfo:eu-repo/classification/cti/22
dc.subjectinfo:eu-repo/classification/cti/2203
dc.subjectinfo:eu-repo/classification/cti/220307
dc.subjectinfo:eu-repo/classification/cti/220307
dc.titleSincronización de sistemas electrónicos en un mismo circuito integrado: Synchronization of Integrated Systems on a Chip
dc.typeinfo:eu-repo/semantics/article
dc.typeinfo:eu-repo/semantics/acceptedVersion
dc.audiencestudents
dc.audienceresearchers
dc.audiencegeneralPublic


Este ítem pertenece a la siguiente institución