dc.creatorCARLOS RUBIO GONZALEZ
dc.creatorJESUS CARLOS PEDRAZA ORTEGA
dc.creatorJORGE ALBERTO SOTO CAJIGA
dc.creatorLUCIANO NAVA BALANZAR
dc.date2013-09-05
dc.date.accessioned2023-07-21T16:23:20Z
dc.date.available2023-07-21T16:23:20Z
dc.identifierhttp://cidesi.repositorioinstitucional.mx/jspui/handle/1024/123
dc.identifierhttp://cidesi.repositorioinstitucional.mx/jspui/handle/1024/162
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/7730161
dc.descriptionUn método y arquitectura para reducción de información de señales de ultrasonido en tiempo real basado en procesamiento en paralelo por hardware, un método que a partir de los datos digitales de una señal RF de ultrasonido, adquirida con un equipo de ultrasonido, puede reducir en tiempo real la cantidad de memoria requerida para almacenar la información relevante de dicha señal, dicha información corresponden al tiempo de vuelo y la amplitud de los ecos detectados en la señal RF de ultrasonido. Un arreglo de compuertas programables en campo FPGA es utilizado para implementar la arquitectura que realiza el procesamiento de la reducción de información de la señal RF de ultrasonido en tiempo real. El método consiste en identificar el tipo de transductor a utilizar, en función a este dato se define un filtro pasa-banda con frecuencia central igual a la frecuencia de respuesta del transductor, posteriormente se rectifica la señal filtrada y se vuelve a filtrar utilizando un filtro pasa-bajas para obtener una envolvente compuesta por una línea suave, simultáneamente se buscan, caracterizan y cuentan los máximos de la señal envolvente suave que corresponden al tiempo de ocurrencia de cada eco y a su amplitud correspondiente, para finalmente almacenar únicamente el número de máximos detectados y los pares ordenados tiempo-amplitud de cada máximo detectado en al señal RF de ultrasonido. Este método de reducción define una nueva arquitectura de procesamiento en tiempo real por hardware, que no requiere grandes cantidades de energía, que es compacta (un solo chip) y principalmente que al mismo tiempo de que está adquiriendo una señal RF de ultrasonido, está reduciendo otra señal RF de ultrasonido obtenida un tiempo de adquisición anterior y está almacenando el resultado obtenido de otra señal RF de ultrasonido obtenida dos tiempos de adquisición anteriores, logrando que un solo procesador adquiera continuamente las señales RF de ultrasonido, las reduzca y almacene el resultado de dicha reducción, logrando tener un procesamiento en tiempo real.
dc.formatapplication/pdf
dc.languagespa
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rightshttp://creativecommons.org/licenses/by-nc/4.0
dc.sourcehttp://siga.impi.gob.mx/newSIGA/content/common/ficha.jsf?idFicha=5278002
dc.subjectinfo:eu-repo/classification/ENERGÍA/CONTROL, RF
dc.subjectinfo:eu-repo/classification/cti/7
dc.subjectinfo:eu-repo/classification/cti/33
dc.subjectinfo:eu-repo/classification/cti/3311
dc.subjectinfo:eu-repo/classification/cti/331102
dc.subjectinfo:eu-repo/classification/cti/331102
dc.titleMétodo para la reducción de informacion de señales RF de ultrasonido en tiempo real
dc.typeinfo:eu-repo/semantics/patent
dc.coverageMX
dc.audiencegeneralPublic


Este ítem pertenece a la siguiente institución