dc.creatorLópez La Valle, Ramón Gerardo
dc.creatorGarcía, Javier Gonzalo
dc.date2009
dc.date2009
dc.date2022-09-16T15:34:22Z
dc.date.accessioned2023-07-15T08:09:11Z
dc.date.available2023-07-15T08:09:11Z
dc.identifierhttp://sedici.unlp.edu.ar/handle/10915/142219
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/7483228
dc.descriptionEn este trabajo se presenta el diseño y la implementación de la etapa de entrada de radiofrecuencia (RF) del receptor de GPS que forma parte del paquete de demostración tecnológico (TDP) del satélite argentino SAC-D/Aquarius. El objetivo de incluir un receptor de GPS en el TDP del SAC-D es probar dos arquitecturas de procesamiento diferentes. Por lo tanto, el receptor propuesto consta de una etapa de entrada de RF en la que se seleccionan y pre-amplifican las señales de GPS y dos arquitecturas de procesamiento independientes: una basada en un procesador comercial Motorola de la familia 68000 (denominada RGPS-M) y otra que utiliza una computadora, que no forma parte del receptor, implementada con el procesador calificado para vuelo ERC32 (denominada RGPS-E).
dc.descriptionInstituto de Investigaciones en Electrónica, Control y Procesamiento de Señales
dc.formatapplication/pdf
dc.languagees
dc.rightshttp://creativecommons.org/licenses/by-nc-sa/4.0/
dc.rightsCreative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0)
dc.subjectIngeniería
dc.subjectGPS
dc.subjectReceptor de RF
dc.titleReceptor de GPS para aplicaciones espaciales: diseño e implementación de la etapa de radiofrecuencia
dc.typeObjeto de conferencia
dc.typeObjeto de conferencia


Este ítem pertenece a la siguiente institución