dc.contributorRucci, Enzo
dc.contributorChichizola, Franco
dc.creatorCosti, Ulises
dc.date2020-11-11
dc.date2020
dc.date2020-11-25T16:59:18Z
dc.date.accessioned2023-07-14T23:25:45Z
dc.date.available2023-07-14T23:25:45Z
dc.identifierhttp://sedici.unlp.edu.ar/handle/10915/109801
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/7450601
dc.descriptionDesde hace años, los aceleradores van tomando mayor protagonismo en la comunidad de HPC. Con la introducción de los Xeon Phi de segunda generación, con nombre en código Knights Landing (KNL), la comunidad dispone de un nuevo acelerador x86 que trae importantes mejoras con respecto a su predecesor. Entre ellas se destacan la ejecución fuera de orden, la duplicación de la cantidad de VPUs, y la integración de una memoria de alto ancho de banda. Una de las áreas bien conocidas por demandar gran poder de cómputo es la teoría de grafos, siendo el algoritmo Floyd-Warshall (FW) un caso bien conocido de la misma. La popularidad y alta demanda computacional de FW lo vuelve un caso interesante de análisis en HPC. Es por este motivo que esta tesina se enfoca en evaluar el uso de arquitectura Xeon Phi KNL para acelerar el algoritmo FW. Partiendo de una versión paralela “clásica” de FW, se muestra cómo aumenta el rendimiento con cada optimización aplicada hasta llegar a la solución optimizada, con la cual se logró un pico de 1039 GFLOPS. Complementariamente, se analizaron diferentes variantes de la implementación, con el fin de evaluar su utilidad en distintos escenarios alternativos. Por último, el código se encuentra disponible para beneficio de la comunidad académica, científica y productiva.
dc.descriptionFacultad de Informática
dc.formatapplication/pdf
dc.languagees
dc.rightshttp://creativecommons.org/licenses/by-sa/4.0/
dc.rightsCreative Commons Attribution-ShareAlike 4.0 International (CC BY-SA 4.0)
dc.subjectCiencias Informáticas
dc.subjectXeon Phi
dc.subjectKnights Landing
dc.subjectFloyd-Warshal
dc.subjectAVX-512
dc.subjectMCDRAM
dc.subjectHPC
dc.subjectHyper-Threading
dc.subjectgrafo
dc.subjectcaminos mínimos
dc.titleAceleración del algoritmo Floyd-Warshall sobre Intel Xeon Phi KNL
dc.typeTesis
dc.typeTesis de grado


Este ítem pertenece a la siguiente institución