dc.contributorDe Micco, Luciana
dc.creatorMorel, Mariano Damián
dc.date2022-10-03
dc.date.accessioned2023-03-24T14:40:40Z
dc.date.available2023-03-24T14:40:40Z
dc.identifierhttp://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/668
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/6280867
dc.descriptionEn este trabajo se diseñó e implementó un generador de señal modulada en fase. El circuito se implementó mediante una FPGA (Field Programmable Gate Array) y un conversor digital analógico (DAC). El sistema desarrollado permite recibir los datos a través de una entrada externa o los genera en forma interna mediante un generador de números pseudo aleatorios (PRNG). El diseño permite variar en un gran rango la cantidad de ciclos de portadora por dato y la frecuencia de portadora, ası́ como la potencia de salida. El circuito utiliza una mı́nima cantidad de recursos de la FPGA gracias a la implementación de la portadora mediante el almacenamiento de un cuarto de ciclo y su correspondiente lógica de lectura.
dc.descriptionFil: Morel, Mariano Damián. Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina
dc.formatapplication/pdf
dc.languagespa
dc.publisherUniversidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rightshttps://creativecommons.org/licenses/by/4.0/
dc.subjectGenerador de señal modulada en fase
dc.subjectFPGA (Field Programmable Gate Array)
dc.subjectConversor digital analógico (DAC)
dc.subjectNúmeros pseudo aleatorios (PRNG)
dc.titleDiseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
dc.typeThesis
dc.typeinfo:eu-repo/semantics/acceptedVersion
dc.typeinfo:ar-repo/semantics/tesis de grado
dc.typeinfo:eu-repo/semantics/bachelorThesis


Este ítem pertenece a la siguiente institución