dc.creator | Aguagallo Murillo, Jefferson Alexander | |
dc.date.accessioned | 2017-09-05T14:57:55Z | |
dc.date.accessioned | 2022-10-21T19:46:10Z | |
dc.date.available | 2017-09-05T14:57:55Z | |
dc.date.available | 2022-10-21T19:46:10Z | |
dc.date.created | 2017-09-05T14:57:55Z | |
dc.date.issued | 2017-08-25 | |
dc.identifier | Aguagallo Murillo, J.A. (2017) Diseño y construcción de una unidad aritmética lógica con compuertas lógicas y multiplexores (examen complexivo). UTMACH, Unidad Académica de Ingeniería Civil, Machala, Ecuador. 36 p. | |
dc.identifier | TUAIC_2017_IS_CD0005 | |
dc.identifier | http://repositorio.utmachala.edu.ec/handle/48000/10941 | |
dc.identifier.uri | https://repositorioslatinoamericanos.uchile.cl/handle/2250/4646927 | |
dc.description.abstract | La construcción de una Unidad Aritmética Lógica representa un verdadero reto, por los conocimientos que conlleva el poder implementar multiplexores y circuitos que permitan programar en la ALU la resolución de problemas aritméticos y lógicos. La ALU por lo general maneja cinco operaciones lógicas, pero en este trabajo únicamente se simulará el funcionamiento de tres de ellas, las compuertas AND, OR y NOT. Además, se pudo efectuar con éxito el diseño e implementación de un circuito digital combinatorio para efectuar la suma y resta con complemento a 2. Se utilizó el software ISIS Proteus para diseñar cada uno de los circuitos, a partir de sus tablas de verdad, y poder manipular las entradas y salidas que se tendrá como resultado. El uso del PIC16F887 facilitó la programación del proyecto gracias a lo sencillo que es programar este tipo de microprocesadores. | |
dc.language | es | |
dc.publisher | Machala | |
dc.rights | http://creativecommons.org/licenses/by-nc-sa/3.0/ec/ | |
dc.rights | openAccess | |
dc.subject | DISEÑO, CONSTRUCCIÓN | |
dc.subject | ALU, COMPUERTAS, MULTIPLEXORES. | |
dc.title | Diseño y construcción de una unidad aritmética lógica con compuertas lógicas y multiplexores | |
dc.type | Otros | |