dc.creatorAguagallo Murillo, Jefferson Alexander
dc.date.accessioned2017-09-05T14:57:55Z
dc.date.accessioned2022-10-21T19:46:10Z
dc.date.available2017-09-05T14:57:55Z
dc.date.available2022-10-21T19:46:10Z
dc.date.created2017-09-05T14:57:55Z
dc.date.issued2017-08-25
dc.identifierAguagallo Murillo, J.A. (2017) Diseño y construcción de una unidad aritmética lógica con compuertas lógicas y multiplexores (examen complexivo). UTMACH, Unidad Académica de Ingeniería Civil, Machala, Ecuador. 36 p.
dc.identifierTUAIC_2017_IS_CD0005
dc.identifierhttp://repositorio.utmachala.edu.ec/handle/48000/10941
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/4646927
dc.description.abstractLa construcción de una Unidad Aritmética Lógica representa un verdadero reto, por los conocimientos que conlleva el poder implementar multiplexores y circuitos que permitan programar en la ALU la resolución de problemas aritméticos y lógicos. La ALU por lo general maneja cinco operaciones lógicas, pero en este trabajo únicamente se simulará el funcionamiento de tres de ellas, las compuertas AND, OR y NOT. Además, se pudo efectuar con éxito el diseño e implementación de un circuito digital combinatorio para efectuar la suma y resta con complemento a 2. Se utilizó el software ISIS Proteus para diseñar cada uno de los circuitos, a partir de sus tablas de verdad, y poder manipular las entradas y salidas que se tendrá como resultado. El uso del PIC16F887 facilitó la programación del proyecto gracias a lo sencillo que es programar este tipo de microprocesadores.
dc.languagees
dc.publisherMachala
dc.rightshttp://creativecommons.org/licenses/by-nc-sa/3.0/ec/
dc.rightsopenAccess
dc.subjectDISEÑO, CONSTRUCCIÓN
dc.subjectALU, COMPUERTAS, MULTIPLEXORES.
dc.titleDiseño y construcción de una unidad aritmética lógica con compuertas lógicas y multiplexores
dc.typeOtros


Este ítem pertenece a la siguiente institución