dc.contributorRoda, Valentin Obac
dc.contributorhttp://lattes.cnpq.br/3771815975074527
dc.contributorhttp://lattes.cnpq.br/4823406157799513
dc.contributorOliveira, José Alberto Nicolau de
dc.contributorhttp://lattes.cnpq.br/2871134011057075
dc.contributorMelo, Júlio César Paulino de
dc.contributorhttp://lattes.cnpq.br/2930421117873633
dc.contributorSakuyama, Carlos Alberto Valderrama
dc.contributorhttp://lattes.cnpq.br/4405442140445324
dc.contributorMarques, Eduardo
dc.contributorPedrino, Emerson Carlos
dc.contributorhttp://lattes.cnpq.br/6481363465527189
dc.creatorAvelino, Álvaro Medeiros
dc.date2018-02-22T22:32:30Z
dc.date2018-02-22T22:32:30Z
dc.date2017-06-09
dc.identifierAVELINO, Álvaro Medeiros. LP-P2IP: uma versão de baixo consumo da arquitetura P2IP usando reconfiguração parcial em FPGA. 2017. 98f. Tese (Doutorado em Engenharia Elétrica e de Computação) - Centro de Tecnologia, Universidade Federal do Rio Grande do Norte, Natal, 2017.
dc.identifierhttps://repositorio.ufrn.br/jspui/handle/123456789/24793
dc.descriptionCoordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES)
dc.descriptionEste trabalho utiliza como base a arquitetura P2IP, de grão grosso reconfigurável (em tempo de execução) de baixa latência, aplicada ao processamento de imagens em tempo real. Esta arquitetura foi implementada em FPGA, sendo validada com alguns algoritmos básicos de processamento de imagens, tais como Edge Sharpening, Canny Edge Detection e Harris Corner Detection. A quantidade de Elementos de Processamento é definida pelo algoritmo que demanda uma quantidade maior de processamento. Entretanto, nem todos os Elementos de Processamento são utilizados o tempo todo. Mesmo estando ociosos estes Elementos de Processamento contribuem ativamente para o consumo estático de potência. A ideia do presente trabalho é propor uma versão modificada do Elemento de Processamento, que não contenha nenhum bloco interno, mas seja capaz de replicar a entrada na saída. Quando necessário, este novo EP é substituído pelo tradicional utilizando Reconfiguração Parcial. Isso leva a um consumo energético mais eficiente, característica bastante relevante de sistemas alimentados a bateria. As variáveis utilizadas na validação da proposta serão o consumo energético, a latência durante a reconfiguração parcial e a área ocupada.
dc.formatapplication/pdf
dc.languagepor
dc.publisherBrasil
dc.publisherUFRN
dc.publisherPROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA E DE COMPUTAÇÃO
dc.rightsAcesso Aberto
dc.subjectFPGA
dc.subjectReconfiguração parcial
dc.subjectProcessamento de vídeo em tempo real
dc.subjectEficiência energética
dc.subjectCNPQ::ENGENHARIAS::ENGENHARIA ELETRICA E DE COMPUTAÇÃO
dc.titleLP-P2IP: uma versão de baixo consumo da arquitetura P2IP usando reconfiguração parcial em FPGA
dc.typedoctoralThesis


Este ítem pertenece a la siguiente institución