dc.contributor | Roda, Valentin Obac | |
dc.contributor | http://lattes.cnpq.br/3771815975074527 | |
dc.contributor | http://lattes.cnpq.br/4823406157799513 | |
dc.contributor | Oliveira, José Alberto Nicolau de | |
dc.contributor | http://lattes.cnpq.br/2871134011057075 | |
dc.contributor | Melo, Júlio César Paulino de | |
dc.contributor | http://lattes.cnpq.br/2930421117873633 | |
dc.contributor | Sakuyama, Carlos Alberto Valderrama | |
dc.contributor | http://lattes.cnpq.br/4405442140445324 | |
dc.contributor | Marques, Eduardo | |
dc.contributor | Pedrino, Emerson Carlos | |
dc.contributor | http://lattes.cnpq.br/6481363465527189 | |
dc.creator | Avelino, Álvaro Medeiros | |
dc.date | 2018-02-22T22:32:30Z | |
dc.date | 2018-02-22T22:32:30Z | |
dc.date | 2017-06-09 | |
dc.identifier | AVELINO, Álvaro Medeiros. LP-P2IP: uma versão de baixo consumo da arquitetura P2IP usando reconfiguração parcial em FPGA. 2017. 98f. Tese (Doutorado em Engenharia Elétrica e de Computação) - Centro de Tecnologia, Universidade Federal do Rio Grande do Norte, Natal, 2017. | |
dc.identifier | https://repositorio.ufrn.br/jspui/handle/123456789/24793 | |
dc.description | Coordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES) | |
dc.description | Este trabalho utiliza como base a arquitetura P2IP, de grão grosso reconfigurável (em tempo de execução) de baixa latência, aplicada ao processamento de imagens em tempo real. Esta arquitetura foi implementada em FPGA, sendo validada com alguns algoritmos básicos de processamento de imagens, tais como Edge Sharpening, Canny Edge Detection e Harris Corner Detection. A quantidade de Elementos de Processamento é definida pelo algoritmo que demanda uma quantidade maior de processamento. Entretanto, nem todos os Elementos de Processamento são utilizados o tempo todo. Mesmo estando ociosos estes Elementos de Processamento contribuem ativamente para o consumo estático de potência. A ideia do presente trabalho é propor uma versão modificada do Elemento de Processamento, que não contenha nenhum bloco interno, mas seja capaz de replicar a entrada na saída. Quando necessário, este novo EP é substituído pelo tradicional utilizando Reconfiguração Parcial. Isso leva a um consumo energético mais eficiente, característica bastante relevante de sistemas alimentados a bateria. As variáveis utilizadas na validação da proposta serão o consumo energético, a latência durante a reconfiguração parcial e a área ocupada. | |
dc.format | application/pdf | |
dc.language | por | |
dc.publisher | Brasil | |
dc.publisher | UFRN | |
dc.publisher | PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA E DE COMPUTAÇÃO | |
dc.rights | Acesso Aberto | |
dc.subject | FPGA | |
dc.subject | Reconfiguração parcial | |
dc.subject | Processamento de vídeo em tempo real | |
dc.subject | Eficiência energética | |
dc.subject | CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA E DE COMPUTAÇÃO | |
dc.title | LP-P2IP: uma versão de baixo consumo da arquitetura P2IP usando reconfiguração parcial em FPGA | |
dc.type | doctoralThesis | |