dc.contributorOliveira, Josenalde Barbosa de
dc.contributorhttp://lattes.cnpq.br/7380168866774595
dc.contributorhttps://orcid.org/0000-0001-8297-9678
dc.contributorhttp://lattes.cnpq.br/0503501772199456
dc.contributorAvelino, Adelino Afonso Fernandes
dc.contributorhttp://lattes.cnpq.br/2391652420578725
dc.contributorTeixeira, Leonardo Rodrigues de Lima
dc.contributorhttp://lattes.cnpq.br/8435923730992064
dc.creatorSilva, Jodeilson Weslley da
dc.date2022-02-23T12:37:06Z
dc.date2022-02-23T12:37:06Z
dc.date2022-02-16
dc.identifierSILVA, Jodeilson Weslley da. VDLAB: abordagem baseada em gêmeos digitais para laboratório virtual de sistemas embarcados. 2022. 74f. Trabalho de Conclusão de Curso (curso superior de Tecnologia em Análise e Desenvolvimento de Sistemas), Unidade Acadêmica Especializada em Ciências Agrárias, Universidade Federal do Rio Grande do Norte, Macaíba, 2022
dc.identifierhttps://repositorio.ufrn.br/handle/123456789/46202
dc.descriptionThis work is about the development of the software project VDLAB (Virtual Digital Laboratory) seeking to obtain a product in which it will allow the programming and learning of the Field-Programmable Gate Array (FPGA) boards or boards with array of programmable gates, focusing on the use of applied virtual commands the DE2 and DE-115 TERASIC boards, so that the system user can configure an entire environment in ’.vhdl’ language or ’.bdf’ diagrams on Intel’s official development platforms (QUARTUS II), so that, when uploading the programmable file ’.sof’, the system will program a board that is inhabited in a laboratory and controlled remotely by the application server, thus proposing a visual feedback of the board’s operation, together with a virtual control panel in which the user can execute several commands and monitor the development and operation of their programs on the FPGA board.
dc.descriptionEste trabalho trata do desenvolvimento do projeto de software VDLAB (Virtual Digital Laboratory) buscando obter um produto no qual permitirá a programação e aprendizado das placas Field-Programmable Gate Array (FPGA) ou placas com matriz de portas pro- gramáveis, com foco na utilização de comandos virtuais aplicados as placas da TERASIC modelo DE2 e DE-115, de forma que, o usuário do sistema, possa configurar todo um ambiente na linguagem ‘.vhdl‘ ou por diagramas ‘.bdf’ nas plataformas de desenvolvimento oficiais da Intel(QUARTUS II), de maneira que, ao efetuar o upload do arquivo progra- mável ‘.sof’ o sistema irá programar uma placa que está habitada em um laboratório e controlada remotamente pelo servidor da aplicação, e propondo assim, um retorno visual do funcionamento da placa, juntamente com um painel de controle virtual no qual o usuário pode efetuar diversos comandos e acompanhar o desenvolvimento e funcionamento dos seus programas na placa FPGA.
dc.formatapplication/pdf
dc.languagept_BR
dc.publisherUniversidade Federal do Rio Grande do Norte
dc.publisherBrasil
dc.publisherUFRN
dc.publisherTecnologia em Análise e Desenvolvimento de Sistemas
dc.publisherUnidade Acadêmica Especializada em Ciências Agrárias
dc.rightsAttribution-NonCommercial 3.0 Brazil
dc.rightshttp://creativecommons.org/licenses/by-nc/3.0/br/
dc.rightsLOCKSS system has permission to collect, preserve, and serve this Archival Unit
dc.subjectFPGA
dc.subjectCircuitos digitais
dc.subjectSistemas embarcados
dc.subjectGêmeos digitais
dc.subjectLaboratórios virtuais
dc.subjectEmbedded systems
dc.subjectDigital twins
dc.subjectVirtual labs
dc.subjectDigital circuits
dc.titleVDLAB: abordagem baseada em gêmeos digitais para laboratório virtual de sistemas embarcados
dc.typebachelorThesis


Este ítem pertenece a la siguiente institución