dc.contributor | Segura Quijano, Fredy Enrique | |
dc.contributor | Escobar Juzga, Fernando Adolfo | |
dc.contributor | García Cárdenas, Juan José | |
dc.contributor | Sierra Alarcón, Sebastián | |
dc.creator | Jaramillo Hoyos, José María | |
dc.date.accessioned | 2022-02-22T20:02:30Z | |
dc.date.available | 2022-02-22T20:02:30Z | |
dc.date.created | 2022-02-22T20:02:30Z | |
dc.date.issued | 2021 | |
dc.identifier | http://hdl.handle.net/1992/55502 | |
dc.identifier | instname:Universidad de los Andes | |
dc.identifier | reponame:Repositorio Institucional Séneca | |
dc.identifier | repourl:https://repositorio.uniandes.edu.co/ | |
dc.description.abstract | Debido a la proliferación de los algoritmos de machine learning, cada vez más se requiere que una gran variedad de dispositivos embebidos de distintas prestaciones sean capaces de computar modelos avanzados de redes neuronales convolucionales en un tiempo razonable y con un consumo energético bajo. Por lo tanto, en el presente proyecto se propone la arquitectura hardware de un acelerador de redes neuronales convolucionales basada en el dataflow de bajo consumo energético para la operación de convolución introducido por Jihyuck Jo et al. Posteriormente, se implementa la arquitectura en un lenguaje de programación de alto nivel y en un lenguaje de descripción de hardware y finalmente se despliega el acelerador en la FPGA De0-Nano-Soc. | |
dc.description.abstract | Due to the proliferation of machine learning algorithms, it is increasingly required that a wide variety of embedded devices with different capabilities be able to compute advanced models of convolutional neural networks in a reasonable time and with low energy consumption. Therefore, in the present project, the hardware architecture of a convolutional neural network accelerator is proposed based on the low energy consumption dataflow for the convolution operation introduced by Jihyuck Jo et al. Subsequently, The implementation of the architecture is done in a high-level programming language and in a hardware description language and finally the accelerator is deployed in the FPGA De0-Nano-Soc. | |
dc.language | spa | |
dc.publisher | Universidad de los Andes | |
dc.publisher | Ingeniería Electrónica | |
dc.publisher | Facultad de Ingeniería | |
dc.publisher | Departamento de Ingeniería Eléctrica y Electrónica | |
dc.rights | Al consultar y hacer uso de este recurso, está aceptando las condiciones de uso establecidas por los autores. | |
dc.rights | https://repositorio.uniandes.edu.co/static/pdf/aceptacion_uso_es.pdf | |
dc.rights | info:eu-repo/semantics/openAccess | |
dc.rights | http://purl.org/coar/access_right/c_abf2 | |
dc.title | Diseño e Implementación en Fpga de un Acelerador Energéticamente Eficiente para Redes Neuronales Convolucionales | |
dc.type | Trabajo de grado - Pregrado | |