Implementação de algoritmos para efeitos de áudio digital com alta fidelidade usando-se hardware programável

dc.creatorLiévano Torres, Pedro Pablo
dc.creatorEspinosa Duran, John Michael
dc.creatorVelasco Medina, Jaime
dc.date.accessioned2020-04-16T17:28:01Z
dc.date.available2020-04-16T17:28:01Z
dc.date.created2020-04-16T17:28:01Z
dc.identifier2011-2769
dc.identifier0123-2126
dc.identifierhttp://hdl.handle.net/10554/37361
dc.description.abstractGeneralmente, los efectos de audio digital son implementados en software usando DSP o PC; sin embargo, hoy en día se están considerando algunas implementaciones que usan hardware dedicado. Este artículo presenta la implementación en hardware de quince algoritmos para el procesamiento en tiempo real de efectos de audio digital con tasas de muestreo de hasta 100,88 MSPS y alta fidelidad. Los diseños se simularon usando DSP Buildery se sintetizaron en el FPGAEP2C70F896C6. Las pruebas de verificación en hardware de los efectos implementados muestran que los bloques diseñados pueden usarse como IPcores para el diseño de un procesador multiefecto embebido en un SoC.
dc.languagespa
dc.publisherPontificia Universidad Javeriana
dc.relationhttp://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/3949
dc.relationhttp://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/17657
dc.relationIngenieria y Universidad; Vol 17 No 1 (2013): January-June; 93-108
dc.relationIngenieria y Universidad; Vol. 17 Núm. 1 (2013): Enero–Junio; 93-108
dc.rightsAtribución-NoComercial-SinDerivadas 4.0 Internacional
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rightshttp://purl.org/coar/access_right/c_abf2
dc.titleImplementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
dc.titleImplementação de algoritmos para efeitos de áudio digital com alta fidelidade usando-se hardware programável


Este ítem pertenece a la siguiente institución