Colombia | Artículo de revista
dc.creatorBernal Noreña, Alvaro
dc.creatorPérez Ribas, Renato
dc.creatorGuyot, Alain
dc.date.accessioned2011-10-13T17:41:52Z
dc.date.available2011-10-13T17:41:52Z
dc.date.created2011-10-13T17:41:52Z
dc.date.issued2011-10-13
dc.identifierhttps://hdl.handle.net/10893/1312
dc.description.abstractEn este trabajo se describen las características de un a nueva estructura lógica, implementada en MES-FET de arseniuro de galio, denominada DC2FL. Se presenta un análisis comparativo con la lógica DCVS (Direct Coupled Voltage Switch) a partir de resultados experimentales. Los dos estructuras son de tipo diferencial, apropiadas para el diseño de circuitos asíncronos. Dos sumadores (<Riple Carry Adder>) de ocho bits, han sido diseñados usando las dos estructuras diferenciales mencionadas. Los dos sumadores fueron fabricados usando la tecnología de 0,6 mm de Vitesse en arseniuro de galio (GaAs), H-GaAs III. Las evaluaciones son realizadas en términos de la funcionalidad y disipación de potencia.
dc.languagees
dc.rightsinfo:eu-repo/semantics/openAccess
dc.subjectCircuitos asincrónicos
dc.subjectLógica diferencial
dc.subjectBajo consumo
dc.subjectArseniuro de galio
dc.titleLógica diferencial de Bajo Consumo.
dc.typeArtículo de revista


Este ítem pertenece a la siguiente institución