Colombia
| Artículo de revista
Lógica diferencial de Bajo Consumo.
dc.creator | Bernal Noreña, Alvaro | |
dc.creator | Pérez Ribas, Renato | |
dc.creator | Guyot, Alain | |
dc.date.accessioned | 2011-10-13T17:41:52Z | |
dc.date.available | 2011-10-13T17:41:52Z | |
dc.date.created | 2011-10-13T17:41:52Z | |
dc.date.issued | 2011-10-13 | |
dc.identifier | https://hdl.handle.net/10893/1312 | |
dc.description.abstract | En este trabajo se describen las características de un a nueva estructura lógica, implementada en MES-FET de arseniuro de galio, denominada DC2FL. Se presenta un análisis comparativo con la lógica DCVS (Direct Coupled Voltage Switch) a partir de resultados experimentales. Los dos estructuras son de tipo diferencial, apropiadas para el diseño de circuitos asíncronos. Dos sumadores (<Riple Carry Adder>) de ocho bits, han sido diseñados usando las dos estructuras diferenciales mencionadas. Los dos sumadores fueron fabricados usando la tecnología de 0,6 mm de Vitesse en arseniuro de galio (GaAs), H-GaAs III. Las evaluaciones son realizadas en términos de la funcionalidad y disipación de potencia. | |
dc.language | es | |
dc.rights | info:eu-repo/semantics/openAccess | |
dc.subject | Circuitos asincrónicos | |
dc.subject | Lógica diferencial | |
dc.subject | Bajo consumo | |
dc.subject | Arseniuro de galio | |
dc.title | Lógica diferencial de Bajo Consumo. | |
dc.type | Artículo de revista |