dc.contributorNatividade da Silva Barros, Edna
dc.creatorSouto Maior de Lima, Marilia
dc.date2014-06-12T16:01:00Z
dc.date2014-06-12T16:01:00Z
dc.date2005
dc.identifierSouto Maior de Lima, Marilia; Natividade da Silva Barros, Edna. ipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA . 2005. Dissertação (Mestrado). Programa de Pós-Graduação em Ciência da Computação, Universidade Federal de Pernambuco, Recife, 2005.
dc.identifierhttps://repositorio.ufpe.br/handle/123456789/2761
dc.descriptionA demanda cada vez maior por produtos eletronicos e a crescente capacidade de integração dos chips direcionaram a metodologia de projeto de sistemas embarcados para sua completa integração em um único chip ( System-on-Chip, ou SoC). Essa metodologia baseia-se cada vez mais em componentes previamente projetados e verificados (IP-core ) como uma alternativa de disponibilizar os sistemas dentro dos prazos esperados, sem perder o time-to-market do mercado consumidor de eletrônicos. Neste trabalho, é proposto um processo de desenvolvimento de IP-cores baseado em técnicas de engenharia de software chamado ipPROCESS, como um mecanismo de facilitar e promover o desenvolvimento de IP-cores de alta qualidade. Tendo o foco na criação de componentes de qualidade, o ipPROCESS foi definido com base em técnicas de verificação funcional, de modelagem visual da arquitetura, de interface de comunicação e de documentação seguindo os padrões da indústria. O processo foi descrito utilizando o meta-modelo UML denominado SPEM com o objetivo de facilitar e acelerar o seu entendimento, assim como permitir alterações futuras e facilitar o gerenciamento de projetos baseados no processo proposto
dc.formatapplication/pdf
dc.languagepor
dc.publisherUniversidade Federal de Pernambuco
dc.subjectVerificação Funcional
dc.subjectProcessos
dc.subjectSoc
dc.subjectIP-core
dc.subjectUML-RT
dc.subjectPrototipação
dc.subjectem FPGA
dc.subjectInterface OCP-IP
dc.titleipProcess: um processo para desenvolvimento de IP-Cores com implementação em FPGA
dc.typemasterThesis


Este ítem pertenece a la siguiente institución