dc.creatorKamienski, Carlos Alberto
dc.date1994
dc.date1994-03-17T00:00:00Z
dc.date2017-03-15T05:34:17Z
dc.date2017-06-09T15:06:07Z
dc.date2017-03-15T05:34:17Z
dc.date2017-06-09T15:06:07Z
dc.date.accessioned2018-03-29T02:18:42Z
dc.date.available2018-03-29T02:18:42Z
dc.identifierKAMIENSKI, Carlos Alberto. Armazenamento de resultados em uma arquitetura de fluxo de dados. 1994. [128]f. Dissertação (mestrado) - Universidade Estadual de Campinas, Instituto de Matematica, Estatistica e Ciencia da Computação, Campinas, SP. Disponível em: <http://libdigi.unicamp.br/document/?code=000075820>. Acesso em: 15 mar. 2017.
dc.identifierhttp://repositorio.unicamp.br/jspui/handle/REPOSIP/276146
dc.identifier.urihttp://repositorioslatinoamericanos.uchile.cl/handle/2250/1313993
dc.descriptionOrientador: Arthur João Catto
dc.descriptionDissertação (mestrado) - Universidade Estadual de Campinas, Instituto de Matematica, Estatistica e Ciencia da Computação
dc.descriptionResumo: Esta tese apresenta um estudo detalhado sobre o armazenamento de resultados (dados utilizados no processamento) em uma arquitetura de fluxo de dados. Ele segue uma forte tendência atual no sentido de unir as melhores características dos modelos Von Neumann e de fluxo de dados em uma arquitetura híbrida. Propõe-se a arquitetura da MX, uma máquina de fluxo de dados que incorpora mecanismos de gerenciamento explícito de memória (memória compartilhada dividida em módulos entrelaçados) e execução seqüencial de instruções. Mostra-se que esta arquitetura constitui uma plataforma adequada para a realização de testes de desempenho no sistema de memória
dc.descriptionAbstract: This thesis presents a detailed study on result (data used in processing) storage in a data flow architecture. It follows a strong current tendency towards hibrid architectures which incorporate the best characteristics of the von Neu­mann and data flow computational models. The MX architecture is proposed, a data flow machine which incorporates mechanisms for the explicit management of a shared memory partioned in interleaved modules and for sequential instruction execution. It is shown that such an architecture constitutes an adequate platform for performance testing of the memory system
dc.descriptionMestrado
dc.descriptionMestre em Ciencia da Computação
dc.format[128]f. : il.
dc.formatapplication/octet-stream
dc.languagePortuguês
dc.publisher[s.n.]
dc.subjectProcessamento paralelo (Computadores)
dc.subjectArquitetura de computador
dc.subjectFluxo de dados (Computação)
dc.titleArmazenamento de resultados em uma arquitetura de fluxo de dados
dc.typeTesis


Este ítem pertenece a la siguiente institución