dc.contributorIng. Roberto Molina Robles
dc.creatorRivera-Arrieta, Irene Beatriz
dc.date.accessioned2019-03-12T16:26:25Z
dc.date.accessioned2022-10-19T22:53:01Z
dc.date.available2019-03-12T16:26:25Z
dc.date.available2022-10-19T22:53:01Z
dc.date.created2019-03-12T16:26:25Z
dc.date.issued2018
dc.identifierhttps://hdl.handle.net/2238/10397
dc.identifier.urihttps://repositorioslatinoamericanos.uchile.cl/handle/2250/4512736
dc.description.abstractDentro del area de desarrollo de nuevas tecnolog as existe la gran necesidad de poder demostrar que el dise~no se encuentra sin fallas y completamente funcional. Esto es vital y de extrema importancia cuando estas nuevas tecnolog as se encuentran enfocadas en el area de la medicina, como es el caso de este proyecto. El Tecnol ogico de Costa Rica en conjunto con otras universidades y empresas m edicas se encuentran desarrollando un microprocesador para implantes m edicos. Parte del dise~no del microprocesador incluye un bus de datos AXI4- Lite, por lo que se requiere de veri caci on. El proceso de veri caci on es de larga duraci on y extensivo, este proyecto crea los inicios de la veri caci on para el AXI4-Lite. Se desarrollaron el ambiente de veri caci on, un modelo de referencia robusto y pruebas para dar un an alisis al funcionamiento de dicho bus.
dc.languagespa
dc.publisherInstituto Tecnológico de Costa Rica
dc.subjectAXI4-Lite
dc.subjectMetodología
dc.subjectVerificación
dc.subjectRISC-V
dc.subjectSystemverilog
dc.subjectResearch Subject Categories::TECHNOLOGY::Electrical engineering, electronics and photonics::Electronics
dc.titleCreación de un ambiente de verificación usando UVM para un bus AXI4-Lite para una arquitectura RISC-V de 32 bits
dc.typelicentiateThesis


Este ítem pertenece a la siguiente institución